IP Cores
IP Core GigE Vision, CoaXPress e USB3 Vision per FPGA
Le nostre soluzioni IP Cores riducono al minimo i tempi di sviluppo di telecamere e sistemi integrati, garantendo al contempo prestazioni elevate in un ingombro ridotto.
Concetto di IP Core
IP Cores sono ampiamente utilizzati nello sviluppo di FPGA per integrare funzionalità collaudate in un progetto.
Riducono i tempi di sviluppo e aumentano la qualità del progetto, specialmente nei progetti complessi. Gli IP Cores di Allied Vision Schongau per i livelli di trasporto GigE Vision, USB3 Vision e CoaXPress e le interfacce dei sensori SubLVDS e MIPI-CSI2 sono progettati per supportare i clienti nella realizzazione dei propri componenti di visione.
Un tipico progetto di dispositivo è costituito da diversi blocchi funzionali e da IP Cores del fornitore di FPGA. L'architettura può essere complessa e richiedere allo sviluppatore una buona conoscenza dell'FPGA e del firmware. Per facilitare l'integrazione degli IP Cores di Allied Vision Schongau, la nostra filosofia è quella di fornire un progetto di riferimento completamente funzionante per una piattaforma di valutazione il più simile possibile alla piattaforma di destinazione. Questi progetti di riferimento aiutano ad accelerare l'integrazione e a ridurre i costi di sviluppo.